关于EDA技术的一些问题(CPLD,FPGA)
以我的经验来看,有三个发展方向。、
1芯片,FPGA丰富的逻辑功能使得它具有很强大的逻辑测试能力,一些大的公司有IC设计的必须要严格设计他们芯片的能力和稳定性,因此前仿真,后仿真的
都是会用到这里面,如果你是对芯片级别的研究感兴趣,可以从事这个方面。我推荐书ALTER
FPGA/CPLD
设计(高级篇)。
2数据采集功能,
FPGA有很多很多的IO口,
并行的思维是采集信息的不二之选,摄像头(CCD或者
CMOS)拍下来的照片转为大量的信息,你要采集起来送到别的地方处理(比如DSP里面进行图像压缩在通过光纤发送,
呵呵
我就是吃这个饭的)还有工业里面时刻监控设备的运行情况,采集各种变化信息。这个主要运用在安防产业中。
叮钉耻固侪改抽爽处鲸3嵌入式操作系统,
现在比较流行的嵌入式操作系统是ARM的LINUX操作系统。可是你去大学去看看都是学单片机
ARM的
有几个懂
FPGA
DSP的》?
可以告诉你FPGA
DSP牛逼人物付出的艰辛是单片机
的n被。
FPGA可以继承软核
固核
硬核。这样就可以集成一个软核环境做一个操作系统。楼上的说的就是这个方向的。
给我分啊
EDA中FPGA与CPLD的优缺点对比,急!
FPGA与CPLD的区别FPGA是现场可编程逻辑门阵列的简称,是电子设计的一个里程碑。CPLD是复杂可变成逻辑器件的简称。尽管FPGA和CPLD都是可编程ASIC器件,有很多共同特点,但由于CPLD和FPGA结构上的差异,具有各自的特点:1)、CPLD更适合完成各种算法和组合逻辑,FP GA更适合于完成时序逻辑。换句话说,FPGA更适合于触发器丰富的结构,而CPLD更适合于触发器有限而乘积项丰富的结构。 2)、CPLD的连续式布线结构决定了它的时序延迟是均匀的和可预测的,而FPGA的分段式布线结构决定了其延迟的不可预测性。 3)、在编程上FPGA比CPLD具有更大的灵活性。CPLD通过修改具有固定内连电路的逻辑功能来编程,FPGA主要通过改变内部连线的布线来编程;FP GA可在逻辑门下编程,而CPLD是在逻辑块下编程。 4)、FPGA的集成度比CPLD高,具有更复杂的布线结构和逻辑实现。 5)、CPLD比FPGA使用起来更方便。CPLD的编程采用E2PROM或FASTFLASH技术,无需外部存储器芯片,使用简单。而FPGA的编程信息需存放在外部存储器上,使用方法复杂。 6)、CPLD的速度比FPGA快,并且具有较大的时间可预测性。这是由于FPGA是门级编程,并且CLB之间采用分布式互联,而CPLD是逻辑块级编程,并且其逻辑块之间的互联是集总式的。 7)、在编程方式上,CPLD主要是基于EEPROM或FLASH存储器编程,编程次数可达1万次,优点是系统断电时编程信息也不丢失。CPLD又可分为在编程器上编程和在系统编程两类。FPGA大部分是基于SRAM编程,编程信息在系统断电时丢失,每次上电时,需从器件外部将编程数据重新写入SRAM中。其优点是可以编程任意次,可在工作中快速编程,从而实现板级和系统级的动态配置。 8)、CPLD保密性好,FPGA保密性差。 9)、一般情况下,CPLD的功耗要比FPGA大,且集成度越高越明显。